Intel y la Agencia de Proyectos de Investigación Avanzada de Defensa de EE. UU. (DARPA) acaban de anunciar una asociación de tres años para avanzar en el desarrollo de plataformas ASIC estructuradas de fabricación nacional a través de un programa de asociación denominado "Hardware de matriz estructurada para aplicaciones realizadas automáticamente" (SAHARA). El objetivo del programa SAHARA es permitir el diseño de chips personalizados que incluyan tecnologías de contramedidas de seguridad de última generación, disponibles a través de una fuente nacional confiable y segura de semiconductores de vanguardia.
Como el único fabricante de semiconductores avanzados con sede en EE. UU., Intel brindará seguridad en la cadena de suministro a la asociación SAHARA a través de instalaciones de fabricación, ensamblaje y prueba ubicadas en EE. UU. La compañía actualmente ofrece varias familias de dispositivos ASIC estructurados Intel® eASIC.
“Estamos combinando nuestra tecnología ASIC estructurada Intel eASIC más avanzada con chipsets de interfaz de datos de última generación y protección de seguridad mejorada, y todo se está haciendo dentro de los EE. UU. de principio a fin. Esto permitirá a los desarrolladores de sistemas electrónicos comerciales y de defensa desarrollar e implementar rápidamente chips personalizados basados en el proceso avanzado de semiconductores de 10 nm de Intel”, dijo José Roberto Alvarez, director senior de la Oficina CTO en Intel Programmable Solutions Group.
Intel colaborará con la Universidad de Florida, Texas A&M y la Universidad de Maryland para mejorar la seguridad de estos ASIC estructurados durante todo el ciclo de diseño/verificación/prueba/fabricación. Intel desarrollará tecnologías de contramedidas de seguridad para mejorar la protección de los datos y la propiedad intelectual contra la ingeniería inversa y la falsificación. Mientras tanto, los equipos de la universidad emplearán técnicas rigurosas de verificación y validación y desarrollarán nuevas estrategias de ataque para probar la seguridad de estos dispositivos. Estas tecnologías de contramedidas de seguridad se integrarán luego en el flujo de diseño ASIC estructurado de Intel.
No hay comentarios:
Publicar un comentario